微機(jī)原理與接口復(fù)習(xí)題及其答案
一、 單項(xiàng)選擇題
1.CPU與外設(shè)間數(shù)據(jù)傳送的控制方式有( D)
A.中斷方式 B.DMA方式C.程序控制方式 D.以上三種都是
2.8086 CPU內(nèi)標(biāo)志寄存器中的控制標(biāo)志位占(C )
A.9位 B.6位C.3位 D.16位
3.CPU與I∕O設(shè)備間傳送的信號(hào)有(D )
A.數(shù)據(jù)信息 B.控制信息C.狀態(tài)信息 D.以上三種都是
4.8255A這既可作數(shù)據(jù)輸入、出端口,又可提供控制信息、狀態(tài)信息的端口是( D)
A.B口 B.A口C.A、B、C三端口均可以 D.C口
5.設(shè)串行異步通信的數(shù)據(jù)格式是:1個(gè)起始位,7個(gè)數(shù)據(jù)位,1個(gè)校驗(yàn)位,1個(gè)停止位,若傳輸率為1200,則每秒鐘傳輸?shù)淖畲笞址麛?shù)為(C )
A.10個(gè) B.110個(gè)C.120個(gè) D.240個(gè)
6.在數(shù)據(jù)傳輸率相同的情況下,同步字符傳輸?shù)乃俣纫哂诋惒阶址麄鬏,其原因? A)
A.字符間無(wú)間隔 B.雙方通信同步C.發(fā)生錯(cuò)誤的概率少 D.附加的輔助信息總量少
7.采用高速緩存Cache的目的是(B )
A.提高總線速度 B.提高主存速度C.使CPU全速運(yùn)行 D.擴(kuò)大尋址空間
8.在中斷方式下,外設(shè)數(shù)據(jù)輸入到內(nèi)存的路徑是(D )
A.外設(shè)→數(shù)據(jù)總線→內(nèi)存 B.外設(shè)→數(shù)據(jù)總線→CPU→內(nèi)存C.外設(shè)→CPU→DMAC→內(nèi)存 D.外設(shè)→I∕O接口→CPU→內(nèi)存
9.CPU響應(yīng)中斷請(qǐng)求和響應(yīng)DMA請(qǐng)求的本質(zhì)區(qū)別是(B )
A.中斷響應(yīng)靠軟件實(shí)現(xiàn)B.響應(yīng)中斷時(shí)CPU仍然仍控制總線,而響應(yīng)DMA請(qǐng)求時(shí),CPU要讓出總線C.速度慢D.控制簡(jiǎn)單
10.堆棧的工作方式是(D )
A.先進(jìn)先出 B.隨機(jī)讀寫(xiě)C.只能讀出,不能寫(xiě)入 D.后進(jìn)先出
11.指令MOV AX,[3070H]中源操作數(shù)的尋址方式為( D)
A.寄存器尋址 B.直接尋址C.立即尋址 D.間接尋址
12.Reset信號(hào)到來(lái)后,8086 CPU的啟動(dòng)地址為(C )
A.00000H B.FFFFFHC.FFFF0H D.0FFFFH
13.用3片8259A級(jí)聯(lián),最多可管理的中斷數(shù)是( B)
A.24級(jí) B.22級(jí)C.23級(jí) D.21級(jí)
14.在8086 CPU內(nèi)部,總線接口單元和執(zhí)行單元兩者的工作方式為(B)。
A、串行且同步 B、并行但不同步 C、并行且同步 D、串行但不同步 18.8253的計(jì)數(shù)器的最大計(jì)數(shù)初值是( D )
A.65536 B.FFFFH C.FFF0H D.0000H
19.擦除EPROM中的信息可用的方式是( C )。
A、加12.5V電壓 B、加5V電壓 C、紫外線照射 D、紅外線照射
20.某微機(jī)字長(zhǎng)16位,其存儲(chǔ)器容量為64KB,如果按字節(jié)編址,其尋址范圍是( D )
A.0~16K字 B.0~32K字 C.0~16KB D.0~64KB字
21.在DMA方式下,將內(nèi)存數(shù)據(jù)傳送到外設(shè)的'路徑是( D )
A.CPU→DMAC→外設(shè) B.內(nèi)存→數(shù)據(jù)總線→外設(shè)
C.內(nèi)存→CPU→總線→外設(shè) D.內(nèi)存→DMAC→數(shù)據(jù)總線→外設(shè)
22.要使8253輸出1個(gè)時(shí)鐘周期(1CLK)寬度的負(fù)脈沖,可選擇哪幾種工作方式( D )
A.方式2,4,0 B.方式0,4,5 C.方式2,4,5 D.方式1,4,5
23.通常,中斷服務(wù)程序中的一條CLI指令目的是( B )
A.禁止低一級(jí)中斷產(chǎn)生 B.禁止所有可屏蔽中斷 C.禁止同級(jí)中斷產(chǎn)生
D.禁止高一級(jí)中斷產(chǎn)生
24.8086/8088CPU為了保證在有多個(gè)中斷源的中斷系統(tǒng)中,確定一個(gè)中斷源并轉(zhuǎn)入相應(yīng)的中斷服務(wù)程序,采用的方法是( C )。
A.中斷向量 B.向量中斷 C.優(yōu)先排隊(duì) D.并行工作
25.若8086 CPU主頻為5MHz,則其基本總線周期為( A )
A.200ns B.500ns C.125ns D.250ns
26.8255A的方式選擇控制字為80H,其含義是(D )
A. A、B、C口全為輸入 B. A口為輸出,其他為輸入
C. A、B為方式0 D. A、B、C口均為方式0,輸出
27. 對(duì)可編程接口芯片進(jìn)行讀/寫(xiě)操作的必要條件是(C )
A.RD=0 B.WR=0 C.RD=0或WR=0 D.CS=0
28.要管理64級(jí)可屏蔽中斷,需要級(jí)聯(lián)的8259A芯片數(shù)為( D )
A. 4片 B.8片 C.10片 D.9片
29.CPU響應(yīng)兩個(gè)硬中段INTR和NMI時(shí),相同的必要條件是( B ) A:允許中斷 B:當(dāng)前指令執(zhí)行結(jié)束C:總線空閑 D:當(dāng)前訪存操作結(jié)束
30.已知SRAM2114芯片容量為1K×4位,若要組成16KB的系統(tǒng)存儲(chǔ)器,則共需芯片數(shù)和組成的芯片組數(shù)為( A )。
。1)32和16; (2)16和32; (3)32和3; (4)16和16
31.已知SRAM2114芯片容量為16K×1位,若需組成64KB的系統(tǒng)存儲(chǔ)器,則組成的芯片組數(shù)和每個(gè)芯片組的芯片數(shù)為( D )。
。1)2和8; (2)1和16; (3)4和16; (4)4和8
32.若8086/8088系統(tǒng)采用單片8259A,其中斷類型號(hào)為46H時(shí),試問(wèn)其中斷矢量指針是( B )。
A:184H B:178H C:118H D:280H
33.8088CPU內(nèi)部的數(shù)據(jù)總線有( B )條。
。1)8條; (2)16條; (3)20條; (4)32條
34. 若(AL)=0FH,(BL)=04H,則執(zhí)行CMP AL,BL后,AL和BL的內(nèi)容為
。 A )。
(1)OFH和04H;(2)0B和04H;(3)0F和0BH;(4)04和0FH
35.在并行可編程電路8255中,8位的I/O端口共有( C )。
(1)1個(gè) ;(2)2個(gè); (3)3個(gè); (4)4個(gè)
36.可編程計(jì)數(shù)/定時(shí)器電路8253的工作方式共有( D )。
。1)3種; (2)4種; (3)5種; (4)6種
37.在PC/XT中,NMI中斷的中斷矢量在中斷矢量中的位置。( C )
A:是由程序指定的 B:是由DOS自動(dòng)分配的 C:固定在0008H開(kāi)始的4個(gè)字節(jié)中 D:固定在中斷矢量表的表首
二、填空題
1. 用2K×8的SRAM芯片組成32K×16的存儲(chǔ)器,共需SRAM芯片__________片,產(chǎn)生片選信號(hào)的地址需要__________位
2. 在8086中,一條指令的物理地址是由_______________相加得到的。
3.8086 CPU只在______________________________時(shí),才執(zhí)行總線周期。
4.從CPU的NMI引腳產(chǎn)生的中斷叫做________,他的響應(yīng)不受______的影響。
5.中斷類型碼為15H的中斷,其服務(wù)程序的入口地址一定存放在____________________四個(gè)連續(xù)的單元中,若這四個(gè)單元的的內(nèi)容為:66H、50H、88H、30H,則其服務(wù)程序的入口地址為_(kāi)___________________。
6.在8086系統(tǒng)中,最小模式下CPU通過(guò)__________引腳接收DMA控制器的總線請(qǐng)求,而從__________引腳上向DMA控制器發(fā)總線請(qǐng)求允許。
7.設(shè)微機(jī)的地址總線為16位,其RAM存儲(chǔ)器容量為32KB,首地址為4000H,且地址是連續(xù)的,則可用的最高地址是____________________。
8. CPU響應(yīng)兩個(gè)硬中段INTR和NMI時(shí),相同的必要條件是( B )。
A、允許中斷 B、當(dāng)前指令執(zhí)行結(jié)束C、總線空閑 D、當(dāng)前訪存結(jié)束
9.設(shè)8253的計(jì)數(shù)器1的輸入時(shí)鐘頻率為1MHz,以BCD碼計(jì)數(shù),要求該通道每隔5ms輸出一個(gè)正跳變信號(hào),則其方式控制字應(yīng)為_(kāi)___________________。
10.若要可編程并行芯片8255A三個(gè)端口均作為輸入口,則其方式選擇控制字應(yīng)為_(kāi)___________________。
11. 類型碼為_(kāi)____________的中斷所對(duì)應(yīng)的中斷向量存放在0000H:0058H開(kāi)始的4個(gè)連續(xù)單元中,若這4個(gè)單元的內(nèi)容分別為_(kāi)________________,則相應(yīng)的中斷服務(wù)程序入口地址為5060H:7080H。
12. 如果8086 CPU對(duì)I∕O端口進(jìn)行讀操作,則至少應(yīng)使___________________________三個(gè)控制信號(hào)有效。
13. SRAM靠_____________存儲(chǔ)信息,DRAM靠_____________存儲(chǔ)信息,為保證DRAM中內(nèi)容不丟失,需要進(jìn)行_________________操作。
14. CPU在指令的最后一個(gè)時(shí)鐘周期檢測(cè)INTR引腳,若測(cè)得INTR為_(kāi)_______且IF為_(kāi)________,則CPU在結(jié)束當(dāng)前指令后響應(yīng)中斷請(qǐng)求。
15. 時(shí)鐘周期是CPU的時(shí)間基準(zhǔn),它由計(jì)算機(jī)的________________決定,若
8086的時(shí)鐘周期為250ns,則基本總線周期為_(kāi)_______________。
16. 系統(tǒng)堆棧是按______________的原則工作的,堆棧指示器總是指向______________。
17. 從CPU的NMI引腳產(chǎn)生的中斷叫做______,他的響應(yīng)不受______的影響。
18. 8255A工作于方式1輸入時(shí),通過(guò)____________信號(hào)表示端口已準(zhǔn)備好向CPU輸入數(shù)據(jù)。 。
19. 設(shè)主片8259A的IR2上接有一從片,IR5上引入了一個(gè)中斷申請(qǐng)。那么初始化時(shí),主、從片的ICW3分別是_________________。
20. 8086管理著__________的內(nèi)存空間和_________的I/O端口空間。
21. I/O端口的地址采用_________編碼方式,訪問(wèn)端口時(shí)使用專門(mén)的I/O指令,有2種尋址方式,其具體形式是_____________________。
22. 在存儲(chǔ)器系統(tǒng)中實(shí)現(xiàn)片選的方法有_________、___________、和_____________三種。
23. 共陰數(shù)碼管顯示3的顯示代碼是_________。
24.8086CPU從內(nèi)部功能上可分為_(kāi)_________和_________兩個(gè)獨(dú)立的功能部件。
25. 8086CPU通過(guò)數(shù)據(jù)總線對(duì)__________進(jìn)行一次訪問(wèn)所需的時(shí)間為一個(gè)總線周期,一個(gè)總線周期至少包括___________時(shí)鐘周期。
26. 在8086CPU系統(tǒng)中,設(shè)某中斷源的中斷類型碼為08H,中斷矢量為0100H:1000H,則相應(yīng)的中斷矢量存儲(chǔ)地址為_(kāi)____________;從該地址開(kāi)始,連續(xù)的4個(gè)存儲(chǔ)單元存放的內(nèi)容依次為. ____________
27. 8086CPU的內(nèi)存尋址空間最大為_(kāi)___________字節(jié),I/O接口尋址能力為_(kāi)__________個(gè)8位端口.
28.接口的功能:_____________、_____________、_____________、_____________、_____________、_____________、_____________
29. CPU經(jīng)I/O口與外設(shè)進(jìn)行信息交換的數(shù)據(jù)傳送方式有以下 ; ; ; 種。
30. 8086/8088系統(tǒng)中每種中斷的優(yōu)先次為 。
31.8086的引腳MN/MX接+5V,則當(dāng)CPU執(zhí)行OUT DX,AX指令時(shí),其引腳RD*、WR*、M/IO*的狀態(tài)為
32. 8086CPU通過(guò)數(shù)據(jù)總線對(duì) 進(jìn)行一次訪問(wèn)所需的時(shí)間為一個(gè)總線周期,一個(gè)總線周期至少包括 時(shí)鐘周期.
33. 8253A的CLK0接1.5MHz的時(shí)鐘,欲使OUT0產(chǎn)生頻率為300KHz的方波信號(hào),則8253的計(jì)數(shù)值應(yīng)為_(kāi)______,應(yīng)選用的工作方式是_________
34..在8086的中斷中,只有 需要硬件提供中斷類型碼。
35.一個(gè)可編程的定時(shí)器內(nèi)部通常有計(jì)數(shù)初值寄存器和計(jì)數(shù)執(zhí)行單元。計(jì)數(shù)器
【微機(jī)原理與接口復(fù)習(xí)題及其答案】相關(guān)文章:
微機(jī)原理試題及答案03-19
微機(jī)原理課程設(shè)計(jì)教學(xué)初探論文11-29
《原電池原理及其應(yīng)用》教案10-11
微機(jī)原理課程設(shè)計(jì)心得體會(huì)04-11
美學(xué)原理閱讀答案01-29
燈謎及其答案07-11